本文へスキップ

先進的IPコア開発のエキスパート

English

TOE1G-IPコアCPUレスの純ハードロジックでTCP/IP通信機能が実装できます

TOE2-IP

TCPオフローディングエンジン(TOE) 1G IPコア<2nd-generation>は、従来高価なハイエンドCPUを必要とされた複雑なTCP送受信処理を、CPUレスの純ハードロジックのみで実装可能とした画期的なソリューションです。Altera社のFPGAに対応したリファレンスデザインをコア製品に標準添付しており、製品開発の短縮に役立てることができます。
また、Altera社製FPGA開発キット用デモファイルを準備しておりますので、購入前に本コアを実機で評価・お試し頂けます。

* 製品名を製品仕様にあわせてわかりやすくするため、TOE2-IPから「TOE1G-IP」に変更致しました。
TOE-IPコアシリーズの比較・用途にあったセレクト方法はこちら

特長

  • TCPの同時送受信(Full Duplex)に対応
  • 送受信処理を完全にハードウエア化したためCPUレスのシステム構築が可能
  • サーバおよびクライアントの両モード(Passive / Activeオープン / クローズ)をサポート
  • ジャンボフレームに対応
  • 送受信のバッファサイズが設定可能
  • 使いやすいインタフェース(データI/FはFIFOタイプ、制御I/Fはレジスタタイプ)
  • IPv4に対応
  • 送信ウインドウサイズは4kbyte~64kbyteに対応(FPGA内部BRAMを使用)
  • Altera純正の評価ボードで購入前のコア実機評価が可能
  • 実機動作するリファレンス・プロジェクトを製品に同梱、コア以外は全てソースコードで提供
  • 実機評価用PCの貸出対応
  • 安心の国内サポート

ブロック図



詳細資料ダウンロード

資料 ダウンロード リビジョン
TOE1G-IPコア リーフレット 2.0
TOE1G-IPコア プレゼンテーション 1.4J

デバイスファミリ別詳細資料 & 無償評価ビットファイル

資料 Arria 10 SX SoC Arria V GX Cyclone V E Stratix IV GX
TOE1G-IPコア データシート
Rev2.7J
同時送受信
デモ
リファレンスデザインドキュメント
Rev1.1J
デモ手順書
Rev1.3J
標準デモ リファレンスデザインドキュメント
Rev1.3J
デモ手順書
Rev1.3J
評価デモsofファイル & PC用送受信アプリ
※パスワードが必要です。
登録フォームページヘ
デモビデオ

購入前に実機評価できます!!

時間限定版sofファイルのデモ
(Stratix IV GX編)を
youtubeに公開中!!
動画を見る
TOE1G-IPコアのパフォーマンス評価に最適化されたPC環境を貸し出し致します。








注文情報

IPコア 型番 対応デバイス
TOE1G-IP-A10 Arria 10
TOE1G-IP-A5 (TOE2-IP-A5) Arria V
TOE1G-IP-C5 Cyclone V
TOE1G-IP-S4 (TOE2-IP-S4) Stratix IV

パフォーマンス

単一方向のみの半二重通信では、非ジャンボフレームでも高いスループットを達成、全二重双方向通信でもパフォーマンスはほとんど低下しません!

※送受信PC マザーボード: ASUS P9D-MH

アプリケーション例

イーサネットカメラ
NAS (ネットワーク接続ストレージ)
TOE1G-IPコアは、映像やストレージなどの大量のデータを高速に転送するアプリケーションに最適なソリューションです。




TOE-IPコアシリーズの比較・用途にあったセレクト方法はこちら


Alliance Partner



株式会社デザイン・ゲートウェイ

本社:
東京都小金井市中町3-23-17
R&D:
54 BB Building 14th Fl., Room No. 1402 Sukhumvit 21 Rd. (Asoke), Klongtoey-Nua, Wattana, Bangkok 10110,THAILAND