 |
半二重通信/全二重通信の両転送モードに対応 |
Tx/Rxのみの高速送受信(1200MB/sec超)に加え、双方向の高速同時送受信が可能です。同時送受信でも960MB/sec超のパフォーマンスを維持します。
*TOE10G-IP |
|
 |
豊富な送信機能 |
- 送信パケットの自動生成
- 起動時ARP送信で通信相手側MACアドレスを獲得
- ポートのオープン/クローズともPassive/Activeに両対応
- タイムアウトや重複ACK受信での自動再送機能
- 受信ACKからのウインドウ・サイズ検出によるフロー制御
- PSHフラグつきパケット送信で処理加速の指定が可能
|
|
 |
充実の受信機能 |
- 通信相手からのパケットのみを選別するパケット・フィルタリング
- ARP受信時の自動ACK返送
- 受信パケットのエラー検出による重複ACKの自動送信
- 受信パケットのシーケンス番号を評価してのデータ並び替え
- 受信バッファの常時モニタでWindowUpdateパケット自動発行
|
|
 |
確実で短期間の製品開発が可能!! |
リファレンスデザインが標準添付しており、製品開発期間の短縮、コスト削減が可能です。また、各種FPGA評価ボード用デモファイルを準備しておりますので、購入前に本コアを実機で評価・お試し頂けます。
|
Xilinx版 TOE10G IP プレゼンテーション |
Intel版 TOE10G IP プレゼンテーション |
|
TOE10G IP コア パフォーマンス Youtubeに評価デモビデオ公開中 |
|
|