ウェブで開く デザイン・ゲートウェイ Hot!ニュース 2024年12月号 |
|
FPGAベースのHLSとX3522PVカードで金融トレーディングを進化させる 超低遅延ネットワークIPコア |
|
AMD 向け 超低遅延ネットワークIPについて詳しく | Altera 向け 超低遅延ネットワークIPについて詳しく |
Smart NICを使用したトレーディング・システムは、アルゴリズムがソフトウェアに依存する場合、どれだけ最適化されたとしても、ハードウェアのスピードや安定性には太刀打ちができません。FPGAベースのHLS(高位合成)と AMD X3522PVカードで新たなトレーディング戦略を実現し、競合他社に差をつけることができます。 ソフトウェアによる金融取引の限界スマートNICを使用したソフトウェア取引アルゴリズムの場合、2,000ナノ秒以上のレスポンス時間を要します。一方、FPGAベースのハードウェア・ソリューションは、この応答時間を900ナノ秒未満に短縮し、ハイステークスの取引環境において大きなアドバンテージを提供します。ソフトウェアベースのソリューションだけに依存すると、競合他社のハードウェアベースの戦略に比べて大きなハンディキャップを背負うかもしれません。高頻度取引の世界では、1秒1秒が極めて重要であり、遅延が取引の成否に大きな影響を与えます。デザイン・ゲートウェイの提供するソリューションが選ばれる理由
FPGAベースのソリューションとSmart NICソリューションとの比較
超低遅延10G EMAC IPコア搭載 X3522PVによるソリューションコスト効率に優れたFPGAアクセラレータ「X3522PV」向けに、デザイン・ゲートウェイの超低遅延10G EMAC IPコアおよびHLSベースのAATアルゴリズム・リファレンス・デザインを組み合わせたソリューションを提供しております。このソリューションにより、遅延を大幅に削減し、VHDLやVerilogなどのハードウェア記述言語の専門知識なしで、完全ハードウェア・ベースのアルゴリズム・トレーディングが可能になります。超低遅延10G EMAC IPコアを使用したFintech向けアプリケーション例について詳しくはこちら | デモ動画 |
||||||||||||||||
クリックして拡大 |
HLSとX3522PVカードで金融取引戦略を強化
デザイン・ゲートウェイの提供するAATリファレンス・デザインを使用して、HLS(高位合成)を使用した取引戦略の実装方法を理解することができます。AMD X3522PV アクセラレータ・カードとデザイン・ゲートウェイの10G EMAC IPコアを使用すれば、エントリーレベルのコストで、ハードウェアによる高頻度取引を実現できます。さらに詳しく |
|||||||||||||||
ブログ記事を読む |
タイ証券取引所(SET)で超高速取引が実証
東南アジア最大級の証券取引所であるタイ証券取引所(SET)において、デザイン・ゲートウェイの超低遅延ネットワークIPコアを、AMDのハイレベル合成フレームワークと組み合わせ、トレーディング・アルゴリズムをFPGAアクセラレータに実装し、超高速取引の実証・運用がされています。取引レイテンシは従来のシステムのミリ秒レベルから、マイクロ~ナノ秒レベルへと飛躍的に改善されました。 |
超低遅延ネットワーク IP コアシリーズ YouTube動画 |
DG IP コア YouTube チャンネルに登録する | |
Accelerated Algorithmic Trading on Alveo X3522PV: The Ultimate HFT Solution |
高頻度取引(HFT) Fintechアプリケーション向けに Alveo X3522PV FPGA アクセラレータにデザイン・ゲートウェイのカスタマイズされたAATソリューションを実装したデモをご覧ください。 |
イベント情報 |
国際画像機器展 2024 日 時 : 2024年12月4-6日, 会 場 : パシフィコ横浜 詳 細 SEMICON Japan 2024 日 時 : 2024年12月11-13日, 会 場 : 東京ビッグサイト 詳 細 |
ストレージ IP コア シリーズ | ネットワーク IP コア シリーズ | セキュリティ IP コア シリーズ | 株式会社デザイン・ゲートウェイ | 会社概要 | 個人情報保護 | 配信停止 | お問い合わせ | (c) 2024 Design Gateway Co., Ltd. |